Ця програма є повним безкоштовним посібником з VLSI Design, який охоплює важливі теми, примітки та матеріали курсу.
у ньому докладно більше 90 тем з проектування VLSI. Ці теми поділені на 5 блоків.
Це частина освіти з електроніки та комунікацій, яка містить важливі теми, нотатки, новини та блог на цю тему. Завантажте програму як короткий довідковий посібник та електронну книгу на цю тему з електроніки та комунікацій.
Додаток призначений для швидкого навчання, перегляду, довідок під час іспитів та співбесід.
Ця програма охоплює більшість пов’язаних тем і детальне пояснення з усіма основними темами.
Деякі теми, які розглядаються в цій електронній книзі з інженерії:
1. Напівпровідникові пам'яті: Вступ і види
2. Пам'ять лише для читання (ROM)
3. Тритранзисторна комірка DRAM
4. Один транзистор DRAM Cell
5. Флеш-пам'ять
6. Низька потужність логічних схем CMOS: Вступ
7. Конструкція КМОП-інверторів
8. МОП-інвертори: введення в комутаційні характеристики
9. Методи сканування
10. Вбудовані методи самотестування (BIST).
11. Історична перспектива розробки НБСІ: закон Мура
12. Класифікація типів цифрових схем КМОП
13. Приклад проектування схеми
14. Методології проектування НБСІ
15. Потік проектування НБСІ
16. Ієрархія проектування
17. Поняття регулярності, модульності та локальності
18. Виготовлення CMOS
19. Потік процесу виготовлення: основні кроки
20. Виготовлення транзистора nMOS
21. Виготовлення CMOS: процес p-лунки
22. Виготовлення CMOS: n-свердловинний процес
23. Виготовлення CMOS: процес з подвійною ванною
24. Стик-схеми та дизайн макета маски
25. МОП-транзистор : фізична структура
26. Система MOS під зовнішнім зміщенням
27. Будова та функціонування MOSFET
28. Порогова напруга
29. Характеристики струму напруги MOSFET
30. Масштабування Mosfet
31. Ефекти масштабування
32. Ефекти малої геометрії
33. Ємності МОП
34. МОП-інвертор
35. Характеристики передачі напруги (VTC) МОП-інвертора
36. Інвертори з навантаженням MOSFET n-типу
37. Інвертор резистивного навантаження
38. Конструкція інверторів виснаження-навантаження
39. Інвертор CMOS
40. Визначення часу затримки
41. Розрахунок часів затримки
42. Конструкція інвертора з обмеженнями затримки: Приклад
43. Комбінаційні логічні схеми МОП : вступ
44. Логічні схеми МОП з виснаженням nMOS-навантажень: двовхідний вентиль НІ
45. Логічні схеми МОП з вичерпанням nMOS-навантажень: узагальнена структура NOR з кількома входами
46. Логічні схеми МОП з виснаженням nMOS-навантажень: аналіз перехідних процесів вентиля NOR
47. Логічні схеми МОП із виснаженням nMOS-навантажень: двовхідний вентиль NAND
48. Логічні схеми МОП із вичерпанням навантаження nMOS: узагальнена структура NAND з кількома входами
49. Логічні схеми МОП з виснаженням навантажень nMOS: аналіз перехідних процесів елемента NAND
50. Логічні схеми CMOS: вентиль NOR2 (два входу НІ).
51. Затвор CMOS NAND2 (два входу NAND).
52. Схема простих логічних елементів CMOS
53. Складні логічні схеми
54. Складні логічні вентилі CMOS
55. Схема складних логічних елементів CMOS
56. AOI і OAI Гейтс
57. Псевдо-nMOS ворота
58. Повний суматор CMOS і суматор пульсацій
59. Шлюзи передачі CMOS (пропускні ворота)
60. Додаткова транзисторна логіка (CPL)
61. Послідовні логічні схеми МОП: Вступ
62. Поведінка бістабільних елементів
63. Схема засувки SR
64. Тактова засувка SR
65. Тактовий JK Засувка
66. Master-Slave тригер
67. CMOS D-фіксатор і тригер із запуском по фронту
68. Динамічні логічні схеми : Вступ
69. Основні принципи схеми прохідних транзисторів
Усі теми не перераховані через обмеження символів.
Кожна тема доповнена діаграмами, рівняннями та іншими формами графічних зображень для кращого навчання та швидкого розуміння.
Ця програма буде корисною для швидкого довідки. Перегляд усіх концепцій можна завершити протягом кількох годин за допомогою цієї програми.
Замість того, щоб давати нам нижчу оцінку, надішліть нам свої запити, проблеми та дайте цінні оцінки та пропозиції, щоб ми могли розглянути їх для майбутніх оновлень. Ми з радістю вирішимо їх за вас.